AD5664BRMZ-REEL7
CEISIADAU
Rheoli prosesau Systemau caffael data Offerynnau cludadwy a bwerir gan fatri Cynnydd digidol ac addasiad gwrthbwyso Ffynonellau foltedd a cherrynt rhaglenadwy Gwnhadwyr rhaglenadwy
DISGRIFIAD CYFFREDINOL : Mae'r AD5624/AD5664, sy'n aelodau o'r teulu nanoDAC®, yn DACs foltedd-allan byffer pŵer isel, cwad, 12-, 16-did sy'n gweithredu o un cyflenwad 2.7 V i 5.5 V ac maent wedi'u gwarantu gan ddyluniad monotonig.Mae angen foltedd cyfeirio allanol ar yr AD5624/AD5664 i osod ystod allbwn y DAC.Mae'r ddyfais yn ymgorffori cylched ailosod pŵer ymlaen sy'n sicrhau bod yr allbwn DAC yn pwerau hyd at 0 V ac yn aros yno nes bod ysgrifennu dilys yn digwydd.Mae'r dyfeisiau'n cynnwys nodwedd pŵer-lawr sy'n lleihau defnydd cyfredol y ddyfais i 480 NA ar 5 V ac yn darparu llwythi allbwn y gellir eu dewis gan feddalwedd tra yn y modd pŵer-lawr.Mae defnydd pŵer isel y dyfeisiau hyn mewn gweithrediad arferol yn eu gwneud yn ddelfrydol ar gyfer offer cludadwy â batri.Y defnydd pŵer yw 2.25 mW ar 5 V, gan fynd i lawr i 2.4 μW yn y modd pŵer-lawr.Mae'r mwyhadur allbwn manwl ar-sglodyn AD5624/AD5664 yn caniatáu cyflawni swing allbwn rheilffordd-i-reilffordd.
Mae'r AD5624/AD5664 yn defnyddio rhyngwyneb cyfresol 3-gwifren amlbwrpas sy'n gweithredu ar gyfraddau cloc hyd at 50 MHz, ac sy'n gydnaws â safonau rhyngwyneb safonol SPI®, QSPI™, MICROWIRE™, a DSP.
Uchafbwyntiau Cynnyrch
1. Cywirdeb cymharol: ±12 LSBs uchafswm.
2. Ar gael mewn MSOP 10-plwm a 10-plwm, 3 mm × 3 mm, LFCSP_WD.
3. Pŵer isel, fel arfer yn defnyddio 1.32 mW ar 3 V a 2.25 mW ar 5 V.
4. Uchafswm amser setlo o 4.5 μs (AD5624) a 7 μs (AD5664).